IC Design

    目前位置:

  • 産品
  • IC Design
  • Spectre Simulation

Spectre Simulation

高效率的專業仿真中控平台

Virtuoso® Analog Design Environment(ADE) 是(shì)建構在 Virtuoso設計平台中最佳的仿真與混合信号設計仿真解決方案,廣泛應用在 full-custom、analog、RF IC 設計領域,采用目前業界的仿真與分析标準,在使用上,ADE 提供圖形接口、集成波形分析與觀測、統計分析仿真結果,以目标導向指定參數範圍做仿真分析,并且支持多種仿真器演算 (包含其他非 Cadence 仿真器) 。ADE 在 Virtuoso 環境中使用,無須擔心數據轉換的問題,更可針對電路中設定的參數依規格範圍掃描快速仿真測試,提升您的工作效率。

特點

容易學習,快速上手

圖形接口管理,更有系統

仿真狀态儲存,提高工作效率

集成各種仿真器,更具彈性

(Virtuoso Spectre Simulation / Virtuoso APS / Virtuoso AMS Designer / Virtuoso UltraSim / Virtuoso XPS)

提高仿真廣度與除錯精準度,仿真更專業

可視化圖像菜單,加快電路除錯

強大的寄生仿真分析能力,提高成功率

PDK 應用,加速設計流程

流 程 特 點

PDK 應用大幅加快設計流程而提高工作效率

集成 Virtuoso Multi-Mode Simulation 實現(xiàn)仿真、射頻(pín)、混合信号仿真驗證

強大的寄生仿真分析能力,大幅提高第一次就設計成功的機率 ( first-pass success )

清楚而簡單的操控接口,協助用戶快速的找到電路問題

EASY-TO-USE INTERACTIVE SIMULATION ENVIRONMENT

ADE 提供完整功能讓所有電路設計者快速完成仿真設定、環境建構與分析仿真結果,環境中集成了 Virtuoso Spectre Simulation、Virtuoso APS、Virtuoso AMS Designer、Virtuoso UltraSim、Virtuoso XPS。

用戶在設計流程中可快速且輕易地通過可視化的圖形接口了解仿真或混合信号中特定參數對電路産生的效應,内建的 OCEAN 程序語言更加速 bash 演算,而通過 OASIS (Open Artwork System Interchange Standard) 集成套件,ADE 可輕松的與自家 Virtuoso 或業界使用的其他仿真器集成使用,加速電路設計。

BUILT-IN WAVEFORM DISPLAY AND SIGNAL ANALYSIS CAPABILITIES

新一代波型顯示器 (ViVA),包含波形計算功能,針對各種設計結果數據如電壓、電流、仿真參數、工作點做代數方程式運算,并提供更完善的 post-simulation 分析環境,在仿真與混合信号分析上支持更進階的波形分析模式,如 noise、corner、statistical、RF plots…等,支援 PNG、BMP、JPG、PPM、TIF、PDF、SVG 文件格式。

INTERACTIVE SIMULATION

讓用戶可以快速改變參數值,減少電路設計者仿真流程所花的時間。

VIRTUOSO AMS DESIGNER SIMULATOR

Cadence Virtuoso AMS Designer 集成 Cadence Virtuoso 類比仿真器與 Incisive 數字功能驗證于同一仿真與驗證平台中,使得仿真、無線(xiàn)射頻(pín)、内存及芯片系統等…混合信号設計在全客制化的環境實現(xiàn)。

Cadence Virtuoso AMS Designer 支持 Verilog-AMS 及 VHDL-AMS 混合信号語言,當類比與數字連接時用戶可選取不同的類比仿真器于不同的設計仿真階段,例:block-level 的仿真與無線(xiàn)射頻(pín)設計 (RF design) 時考慮精确度可使用 Spectre Simulation,或欲同時考慮到仿真速度效能則可選擇 APS (Accelerated Parallel Simulator),而當考慮 Full-Chip 功能驗證時可挑選 UltraSim 并搭配數字 Incisive 彈性與便利執行此仿真、驗證的設計流程。

特點

提供 Virtuoso 類比及 Incisive 數字仿真

支持 Virtuoso ADE (Analog Design Environment) 中類比設計流程所使用的仿真參數模型,亦可使用于數字 Incisive 驗證環境中

支持由上而下 (Top-down) 的設計方法,使在初步設計時間的錯誤能夠提早被察覺,以确保設計可準時進入投片流程

支持混合信号的硬件描述語言 (Verilog-AMS 及 VHDL-AMS) 使仿真更加快速

結合 RF 封包分析與數字基頻(pín) (digital baseband) 仿真,加快 AMS 對 RF 電路仿真速度,尤其是(shì)針對 SPICE 級的精确度仿真速度更明顯提升

提供可選式的類比仿真器,讓用戶滿足仿真速度與效能考慮

支持圖形用戶界面 (GUI) & 可通過 batch mode 下指令 (command) 來增加仿真的便利性

支持以數字區塊爲主的混合信号驗證 & 導入低功率混合信号驗證解決方案

Virtuoso AMS Designer 驗證流程,可滿足電路設計在混合信号驗證分析上整個流程的需要

支持多種硬件語言及「MEET-IN-THE-MIDDLE」的設計方式

Cadence Virtuoso AMS Designer 支持來自不同來源的芯片系統設計 IP 格式,包含 Verilog-AMS、VHDL-AMS、Verilog-A、Verilog、VHDL 及 SystemC 硬件語言。當于 Virtuoso Schematic Editor 使用 HDE 架構設計複雜(zá)的混合信号項目 (包含上述硬件語言及 spice、Spectre Simulation) 時,AMS Designer 會自動插入接口組件 (IE / interface elements) 做類比與數字間的信号轉換,并且它可将 bottom-up 的精确性與 top-down 的快速性作設計流程集成(MEET-IN-THE-MIDDLE),它實現(xiàn)了速度需求和芯片精确性之間的最佳平衡性,而且以最佳的考慮來執行仿真。

兼顧類比與數字仿真需求的混合信号仿真器

集成式的仿真引擎,不僅提高混合性信号芯片仿真之完整性,更讓使用者在仿真的準确性及效率間不再左右爲難。因爲依用戶的需求來選擇仿真器,所以用戶可在仿真、驗證設計流程中更具彈性且能滿足仿真速度與效能考慮,讓使用者的創意永遠 Time To Market。

它的演算技術是(shì)建構在 Virtuoso Spectre Simulation、APS、UltraSim 這些類比仿真器,并且能兼容與 INCISIVE 數字仿真器所構成的集成混合性信号仿真器。

類比信号爲主或數字信号爲主的流程

針對混合信号電路設計,Virtuoso AMS Designer 使用 ADE 的 netlisting 方式将電路符号方塊、行爲模型方塊…等不同型式方塊獨立處理,而 Virtuoso AMS Designer 數字驗證使用 Incisive,Incisive 環境提供測試分析、Specman 及驗證平台。

針對數字設計爲主的電路,AMS Designer 會以本身的 Incisive 環境來完成數字驗證工作,此時類比與數字間信号傳遞轉換可使用一信号控制文件 (single control file) 做爲定義,類比方塊則被集成到數字的 SoC 中,如此類比與 RTL 設計方塊間可便利的調整其仿真精确度與速度以取得可接受平衡點。而交互式的仿真接口将開啓 SimVision 并提供從電路圖 cross probe 的功能。

針對類比設計爲主的電路,執行 AMS 電路仿真前 netlist 必須先經過編譯 (compile) 與合成 (elaboration) 動作,若使用 ADE 中 ”Netlist and Run” 單鍵功能,便會自動依照以下順序完成 AMS 仿真程序:

線(xiàn)路圖轉換爲 Verilog-AMS Netlist

編譯 Netlists

執行合成

執行仿真

以上每個工具産生各自的紀錄檔案,若仿真失敗會在 CIW (command Interpreter window) 信息中顯示信息,參考各記錄檔案可明确了解須修正的錯誤。

AMS Designer 可依使用者習慣區分不同的方式來做驗證

AMS-ADE 支持容易上手的 Virtuoso 圖形用戶界面 (GUI) 的集成驗證方式來加速驗證過程所需的時間,而針對數字 IC 設計者常習慣在 batch mode 去(qù)下指令 (Command),AMS-irun 也支持 Incisive 仿真器通過命令行的方式去(qù)執行指令來做驗證。

「支持以數字區塊爲主的混合信号驗證」與「導入低功率混合信号驗證解決方案」

針對數字區塊爲主的設計,采用事件驅動 (Event Driven) 的架構以及 wreal 的模型化來達到高性能,而且 AMS 支持指針驅動 (Metric Driven) 的驗證方式可通過涵蓋率 (coverage) 這項指針來提升生産力及完整性,另外,針對仿真混合性信号設計也導入低功率解決方案來協助設計者設計驗證低功率的電路設計。